DDR4 SDRAM: 16GBDDR4 Mỗi thành phần 16 bit của chiều rộng bit dữ liệu của bit 64 bit
QSPI Flash: Một mảnh 1GBQSPIFLASH, được sử dụng để lưu trữ tệp cấu hình của chip FPGA
Ngân hàng FPGA: mức điều chỉnh 12V, 18V, 2.5V, 3.0V, nếu bạn cần thay đổi mức, bạn chỉ cần thay thế
Mức độ giao diện: Vị trí tương ứng có thể được điều chỉnh bằng hạt từ tính.
Nguồn cấp cho bo mạch lõi: Nguồn cấp 5-12V tạo ra hai nguồn cấp thông qua chip T1 LTM4628 để đáp ứng các yêu cầu hiện tại của FPGA
Phương pháp khởi động bo mạch lõi: JTAG, QSPIFLASH
Định nghĩa chân ống nối: 4 đầu nối dài tốc độ cao, 120 chân Panasonic AXK5A2137yg
Giao diện SFP tấm đáy: 4 mô-đun quang có thể đạt được truyền thông cáp quang tốc độ cao, với tốc độ lên tới 10GB/giây
Đồng hồ GXB Fave Plate: Tấm dưới cùng cung cấp đồng hồ tham chiếu 200MHz cho bộ thu phát GXB
Tấm đáy mở rộng 40 kim: dành riêng 2 chân mở rộng 40 chân chuẩn 2,54mm J11 và J12, dùng để kết nối các module do công ty thiết kế hoặc mạch chức năng module do người dùng tự thiết kế
Xung nhịp tấm lõi: nhiều nguồn xung nhịp trên bo mạch. Bao gồm nguồn xung nhịp hệ thống 100MHz
Tinh thể CMOS 510kba100M000bag
Đồng hồ vi sai thu phát 125MHz Tinh thể Sittaid Sit9102 Nguồn xung nhịp vi sai bên ngoài 300MHz của DDR4 Tinh thể SIT9102
Cổng gỡ lỗi JTAG: Bo mạch lõi MP5652 có giao diện gỡ lỗi tải xuống JTAG bản vá 6PIN
Thuận tiện cho người dùng gỡ lỗi FPGA riêng biệt
Thiết lập lại hệ thống: Đồng thời, nút này cũng cung cấp tín hiệu thiết lập lại toàn cục cho bo mạch chủ MP5652 của hệ thống để hỗ trợ thiết lập lại khi bật nguồn. Toàn bộ chip được thiết lập lại.
Đèn LED: Có 4 đèn LED màu đỏ trên bo mạch chủ, một trong số đó là đèn báo nguồn tham chiếu DDR4
Nút và công tắc: Có 4 phím ở tấm dưới cùng, được kết nối với chân ống tương ứng trên đầu nối J2.
Thường ở mức cao, nhấn xuống mức thấp
Các tính năng chính của dòng Arria-10 GX bao gồm: